Segurança para data centers virtualizados
Ethernet fornecedor silício Xpliant - sendo digerido pelo Cavium em uma aquisição devido a concluir em 2015 - está esperando para bater Broadcom para fora do seu lugar no coração do mercado de switch Ethernet.
O novo-rico, lançado em 2011, diz que terá de silício amostra no 4 º trimestre de 2014 para uma arquitetura projetada para combinar velocidade e capacidade de programação.
Os chips Xpliant eram, de acordo com a empresa Dan Tuchler, projetado para coçar que seus desenvolvedores tinham experimentado como projetistas de chips de outras empresas: "A cada ano, eles fizeram a mesma coisa de novo: um pouco mais rápido, mais algumas características, mas praticamente a mesma arquitetura ", disseram.
Isso deixa os usuários finais de switches Ethernet na posição de ter de contar com os recursos compatíveis com o chip atual. "Se você é um usuário final e você acabou de instalar 200 switches Ethernet e você quer um novo recurso, você vai ter que desfazer-200 interruptores ou ir sem o recurso".
A oportunidade Xpliant está tentando resolver é aquela em que o chip pode ser revisto com upgrades de software. O XPA - Xpliant Packet Arquitetura - coloca comutação lógica nos chips ", no qual todos os parâmetros podem ser configurados muito rapidamente", disse ele, por isso "você pode adicionar diferentes protocolos para dispositivos acabados [] através de uma atualização de software".
Por que os usuários que se preocupar? Tuchler disse que o crescimento dos centros de dados eo crescimento paralelo do mercado de virtualização é um bom exemplo da oportunidade. Um switch de data center construído antes protocolo VXLAN do VMWare não está pronto para virtualização; que suporta apenas VXLAN não é bom se o operador de centro de dados quer adicionar suporte para o Microsoft NVGRE; ele tem que executar a atualização forçada novamente, e então, se GENEVE RFC do IETF se adotado, mais um monte de chaves tem que ser abandonada.
No silício comerciante atual, tais protocolos -, juntamente com a forma como os endereços e as estatísticas são manipuladas - são codificados. Ao fazer seu silício mais programável, Tuchler disse, "se você quer fazer um tipo diferente de pesquisa de tabela ou apoiar um novo protocolo, você pode. Você pode configurar todas as fases do switch - você escrever software, e empurrá-lo para o switch ".
Essa programação, acrescentou, também significa que o mesmo hardware pode ser configurado no software para um ou aplicações "espinha" "folha" em um centro de dados: um detector pode ser ajustado para alocar buffers de forma diferente para diferentes posições, ele disse; protocolos diferentes são mais importantes na folha ou na coluna vertebral; ou a combinação de velocidades de porta pode ser modificada com a aplicação diferente.
"Dependendo da estratégia dos nossos clientes podemos permitir diferentes velocidades de porta: a folha teria talvez muita downlinks a 10 Gbps e coluna vertebral teria muita nós da malha em 100 Gbps", disse ele. A produção poderia fazer seus switches suportam esse tipo de reconfiguração ", com um carregamento de código."
A empresa também espera que switch Ethernet OEMs vai morder na idéia de que já não vai ser limitado pela silício eles compram para produzir o que acaba sendo em grande parte, hardware genérico, diferenciadas apenas por coisas como a gestão.
Os OEMs podem ter a chance de "inovar no plano de dados de novo", disse ele - "o que os protocolos são processados, como eles são tratados."
Há quatro sabores no chip XPA-arquitetura planejada: 880 Gbps, 1,28 Tbps, 1,76 Tbps, e 3,2 Tbps. Amostragem de chips começa no 4 º trimestre, junto com placas eval para ajudar os designers a se mexer. As velocidades de matérias pode ser fatiado e picado de várias maneiras, para suportar configurações entre 128 x 10 Gbps Ethernet de até 32 x 100 Gbps portas Ethernet.
O chip suporta o 25/50 Gbps Ethernet oferta emergente defendida pelo Google, com o que a empresa diz que é uma API padrão que será familiar para designers que trabalham com ele.
Para OEMs que querem se mover agora, há um SDK disponível agora, juntamente com um "modelo branco" do chip fornecendo acesso a recursos do chip, rodando em Windows ou Linux, e um simulador de hardware "ciclo precisas" baseada em FPGA . ®
Nenhum comentário:
Postar um comentário